Рефетека.ру / Коммуникации и связь

Лабораторная работа: Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Лабораторная работа

Тема: Элементы ИМС на МДП-транзисторах и КМОП-транзисторах


Цель: Научиться строить и анализировать работу схем элементов ИМС средствами Electronics WorkBenck

Ход работы:

В большинстве цифровых устройств обработка информации производится с помощью двоичного кода. Информационные сигналы принимают только два значения (1 и 0).


Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 1- Элемент ИЛИ-НЕ на однотипном МДП-транзисторе


В данной схеме на входы поданы два сигнала, соответствующие логической единице. На выходе будет сигнал 0, так как два транзистора открыты и сигнал уходит через них. При подаче высокого уровня U хотя бы на один из выходов схемы, открывается соответствующий транзистор и на выходе устанавливается низкий уровень сигнала. Если на обоих входах логический ноль, то VT1 и VT2 — закрыты и на выходе формируется логическая единица.

Нагрузочный транзистор VT3 всегда открыт.


Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 2 – Изображение анализатора


Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 3- Элемент ИЛИ-НЕ на биполярном транзисторе

Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 4 – Изображение анализатора


Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 5 – Элемент ИЛИ-НЕ на КМОП-транзисторе.

Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 6 – Результаты с анализатора


Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 7 – Элемент И-НЕ на КМОП-транзисторе

Элементы ИМС на МДП-транзисторах и КМОП-транзисторах

Рисунок 8 – Результат с анализатора


Низкий уровень сигнала на выходах управляющих транзисторов VT1 и VT2 переводит их в закрытое состояние. При этом последовательно соединённые нагрузочные транзисторы VT3 и VT4 открыты и на выходе схемы устанавливается напряжение высокого уровня, равное напряжению источника питания.

Если хотя бы на один вход поступает сигнал логической единицы, то открывается соответствующий управляющий транзистор (VT1 или VT2), а связанный с ним нагрузочный (VT3 или VT4) закрывается. На выходе схемы устанавливается логический ноль.

Похожие работы:

  1. • Проектирование сложных логических структур на МДП ...
  2. • Расчет и проектирование МДП-транзистора
  3. • Конструктивно-технологические разновидности МДП-транзисторов
  4. • Конструкции элементов полупроводниковых микросхем на МДП ...
  5. • Логические элементы на дополняющих МДП-транзисторах ...
  6. • Расчет МДП-транзистора с индуцированным каналом
  7. • Машинная память
  8. • Прибор с зарядовой связью
  9. • Машинная память
  10. • Проблемы развития источников вторичного ...
  11. • Запираемые тиристоры и полевые транзисторы
  12. • Изучение работы полевого транзистора
  13. • Полевые транзисторы
  14. • Структура твердотельных интегральных микросхем
  15. • Моделирование схемы усилителя НЧ на МДП-транзисторах
  16. • Изучение характеристик ключевых схем на ...
  17. • Проектирование управляющей ИМС для импульсных ...
  18. • Конструктивно-технологические варианты исполнения элементов ...
  19. • Усилители постоянного тока
Рефетека ру refoteka@gmail.com